Technical parameters/power supply voltage (DC): 2.00V ~ 3.60V
Technical parameters/number of output interfaces: 8
Technical parameters/digits: 8
Technical Parameters/Voltage Wave Node: 3.30 V, 2.70 V, 2.50 V, 1.80 V
Technical parameters/operating temperature (Max): 125 ℃
Technical parameters/operating temperature (Min): -55 ℃
Encapsulation parameters/installation method: Surface Mount
Package parameters/number of pins: 20
Encapsulation parameters/Encapsulation: CFPAK
External dimensions/packaging: CFPAK
Physical parameters/operating temperature: -55℃ ~ 125℃
Other/Product Lifecycle: Active
Other/Packaging Methods: Tube
Compliant with standards/RoHS standards: Non-Compliant
Compliant with standards/lead standards: Contains Lead
| Model | Brand | Similarity | Encapsulation | Introduction | Data manual | |
|---|---|---|---|---|---|---|
SN74LVC244ADBR
|
TI | 类似代替 | SSOP-20 |
74LVC 系列反相器和缓冲器,德州仪器 德州仪器的 74LVC 系列低功率 CMOS 逻辑集 IC 的一系列反相器和缓冲器。 74LVC 系列使用硅门 CMOS 技术,设计用于在 3.3V 时工作,与 5V 系统相比,允许功耗显著降低。 工作电压:1.65 至 3.6V 5V 容差的输入 兼容性:输入 LVTTL/TTL,输出 LVCMOS 按 JESD 17标准,闩锁效应性能超过 250 mA ESD 保护超过 JESD 22 ### 74LVC 系列
|
||
SN74LVC244ADGVR
|
TR | 类似代替 |
74LVC 系列反相器和缓冲器,德州仪器 德州仪器的 74LVC 系列低功率 CMOS 逻辑集 IC 的一系列反相器和缓冲器。 74LVC 系列使用硅门 CMOS 技术,设计用于在 3.3V 时工作,与 5V 系统相比,允许功耗显著降低。 工作电压:1.65 至 3.6V 5V 容差的输入 兼容性:输入 LVTTL/TTL,输出 LVCMOS 按 JESD 17标准,闩锁效应性能超过 250 mA ESD 保护超过 JESD 22 ### 74LVC 系列
|
|||
SN74LVC244ADGVR
|
TI | 类似代替 | TVSOP-20 |
74LVC 系列反相器和缓冲器,德州仪器 德州仪器的 74LVC 系列低功率 CMOS 逻辑集 IC 的一系列反相器和缓冲器。 74LVC 系列使用硅门 CMOS 技术,设计用于在 3.3V 时工作,与 5V 系统相比,允许功耗显著降低。 工作电压:1.65 至 3.6V 5V 容差的输入 兼容性:输入 LVTTL/TTL,输出 LVCMOS 按 JESD 17标准,闩锁效应性能超过 250 mA ESD 保护超过 JESD 22 ### 74LVC 系列
|
©Copyright 2013-2025 ICGOODFIND (Shenzhen) Electronics Technology Co., Ltd.
The most helpful review